Changes

Jump to: navigation, search

Pinout (Bora)

36 bytes added, 14:44, 24 July 2013
m
no edit summary
|J1.65||DGND||DGND||n.a.||||||||
|-
|J1.67||VDDIO_BANK35||FPGA.VCCO_35||C19 - <br>F18 - <br>H14 - <br>J17 - <br>K20 - <br>M16||||||||
|-
|J1.69||XADC_AGND||FPGA.GNDADC_0||J10||||||||
|J1.85||PS_MIO28_501||CPU.PS_MIO28_501||C16||||||||
|-
|J1.87||ETH_MDIO||CPU.PS_MIO53_501 - <br>LAN.MDIO||C11 - <br>37||||||||
|-
|J1.89||ETH_MDC||CPU.PS_MIO12_501||C10||||||||
|J1.64||IO_L19N_T3_VREF_35||FPGA.IO_L19N_T3_VREF_35||G15||||||||
|-
|J1.66||VDDIO_BANK35||FPGA.VCCO_35||C19 - <br>F18 - <br>H14 - <br>J17 - <br>K20 - <br>M16||||||||
|-
|J1.68||VDDIO_BANK35||FPGA.VCCO_35||C19 - <br>F18 - <br>H14 - <br>J17 - <br>K20 - <br>M16||||||||
|-
|J1.70||XADC_AGND||FPGA.GNDADC_0||J10||||||||
|J2.7||IO_L8N_T1_34||FPGA.IO_L8N_T1_34||Y14||||||||
|-
|J2.9||IO_L6P_T0_34||CAN.D - <br>FPGA.IO_L6P_T0_34||1 - <br>P14||||||||
|-
|J2.11||IO_L6N_T0_VREF_34||FPGA.IO_L6N_T0_VREF_34||R14||||||||
|J2.33||DGND||DGND||n.a.||||||||
|-
|J2.35||IO_L19P_T3_34||CAN.R - <br>FPGA.IO_L19P_T3_34||4 - <br>R16||||||||
|-
|J2.37||IO_L19N_T3_VREF_34||FPGA.IO_L19N_T3_VREF_34||R17||||||||
|J3.93||DGND||DGND||n.a.||||||||
|-
|J3.95||VDDIO_BANK13||FPGA.VCCO_13||T8 - <br>U11 - <br>W7 - <br>Y10||||||||
|-
|J3.97||VDDIO_BANK13||FPGA.VCCO_13||T8 - <br>U11 - <br>W7 - <br>Y10||||||||
|-
|J3.99||VDDIO_BANK13||FPGA.VCCO_13||T8 - <br>U11 - <br>W7 - <br>Y10||||||||
|-
|J3.101||DGND||DGND||n.a.||||||||
|J3.94||DGND||DGND||n.a.||||||||
|-
|J3.96||VDDIO_BANK13||FPGA.VCCO_13||T8 - <br>U11 - <br>W7 - <br>Y10||||||||
|-
|J3.98||VDDIO_BANK13||FPGA.VCCO_13||T8 - <br>U11 - <br>W7 - <br>Y10||||||||
|-
|J3.100||IO_L6N_T0_VREF_13||FPGA.IO_L6N_T0_VREF_13||V5||||||||

Navigation menu